基本介紹
教育背景,研究方向,主要論著,
教育背景
1989年6月,獲清華大學微電子專業學士學位
1993年6月,獲清華大學電路與系統專業碩士學位
1998年5月,獲清華大學電路與系統專業博士學位
1998年7月,晉升為清華大學電子工程系教授
研究方向
微系統(SoC)晶片的新結構,主要包括:用於多媒體信息處理的可重構的數字系統結構,可重用芯核(IP),異步電路,模擬信號的並行處理;微系統晶片的綜合與驗證,主要包括:電路的分塊與識別,互連線的延時與噪聲模型,混合信號系統的建模與綜合方法;模擬及混合信號系統設計。
目前正承擔的國家級研究項目:晶片的全系統仿真,國家重點基礎研究發展規劃(973),編號G1999032903;微晶片系統(SoC)的關鍵技術,國家傑出青年基金,編號60025101;模擬及混合信號系統的建模方法,國家自然科學基金,編號69973027;智慧型電源電路類IP核,國家863計畫,編號863-SOC-Y-2-7。
開展的國際合作:深亞微米互連線噪聲的快速估算,Magma設計自動化公司(加州,庫比蒂諾市);NanoSpice與RCL網路約簡,Anawork系統公司(加州,庫比蒂諾市); 功率晶片的MAST模型開發,Avant!公司(加州,弗來蒙特市)。
主要論著
[1]《模擬積體電路的自動綜合方法》,科學出版社,1999
[2]《數值計算方法與C語言工程函式館》,科學出版社,1996
[3]《UNIX套用教程》,人民郵電出版社,1996
[4]“Criterion for Reducing Power Consumption by Means of Ratio-Cut Circuit Partitioning, ”Electronics Letters , Vol.36, No.16, pp.1346-1347, Aug.3, 2000
[5]“Low Clock-swing Conditional-precharge Flip-flop for More than 30% Power Reduction,” Electronics Letters, Vol.36, No.9, pp.785-786, April 27, 2000.
[6]“RSPICE: A Fast and Robust Timing Simulator for Digital MOS VLSI,” IEICE Trans. Fundamentals, Vol.E82-A, No.11, pp.2492-2498, Nov. 1999.
[7]“Application of Genetic Algorithms in State Assignment for Low Power IC Design,” Beijing Mathematics, Vol.4, No.2, pp.204-209, 1998.10
[8]“Simulated Annealing Algorithm with Multi-Molecule: an Approach to Analog Synthesis, ”IEEE ED&TC, pp.571-575, Paris, Mar.11-14, 1996.