數字電子技術(高職蔣卓勤)

數字電子技術(高職蔣卓勤)

《數字電子技術(高職蔣卓勤)》是2014年西安電子科技大學出版社出版的圖書,作者是蔣卓勤。

基本介紹

  • 書名:數字電子技術(高職蔣卓勤)
  • 作者:蔣卓勤
  • ISBN:978-7-5606-1830-2/TN.0370
  • 定價:16.15元
  • 出版社:西安電子科技大學出版社
  • 出版時間:2014-08
內容簡介,目錄,

內容簡介

本書根據高職高專電子技術課程教學要求編寫。全書充分體現了職業教育的特點和要求,力求做到理論與實際緊密結合, 通俗易懂, 好學實用。
本書共分8章,內容包括數字邏輯基礎、邏輯門電路、組合邏輯電路、小規模時序電路及其套用、中規模時序模組及其套用、數/模和模/數轉換器原理與套用、存儲器與可程式邏輯器件、脈衝單元電路。 
本書可作為各類高職高專院校電氣、自動化、機電等專業的教材或參考書,也可供相關專業工程技術人員參考。
★本書配有電子教案,需要者可與出版社聯繫,免費提供。

目錄

第1章 數字邏輯基礎 1
1.1 數位訊號與數字電路 1
1.1.1 模擬量與數字量 1
1.1.2 數位訊號和數字電路 2
1.2 數制與編碼 2
1.2.1 數制 2
1.2.2 數制間的轉換 4
1.2.3 編碼 5
1.3 邏輯代數的基本定律與規則 6
1.3.1 邏輯變數與邏輯函式 7
1.3.2 基本邏輯運算 7
1.3.3 邏輯代數的基本定律 10
1.3.4 邏輯代數的三個基本規則 11
1.3.5 邏輯函式的公式化簡法 12
1.4 邏輯函式的卡諾圖化簡 14
1.4.1 邏輯函式的最小項表達式 14
1.4.2 邏輯函式的卡諾圖表示法 15
1.4.3 邏輯函式的卡諾圖化簡法 17
1.4.4 包含任意項的邏輯函式的化簡 21
本章小結 21
習題 22
第2章 邏輯門電路 24
2.1 常用邏輯門 24
2.1.1 基本邏輯門 24
2.1.2 複合邏輯門 27
2.2 TTL邏輯門 28
2.2.1 TTL與非門電路組成 29
*2.2.2 工作原理 30
2.2.3 TTL與非門的外部特性 30
2.2.4 其它邏輯功能的TTL門電路 33
2.3 MOS門電路 35
2.3.1 NMOS電路 35
2.3.2 CMOS電路 36
2.4 積體電路使用常識 37
2.4.1 TTL電路使用常識 37
2.4.2 CMOS電路使用常識 40
2.5 邏輯門電路的計算機仿真實驗 43
本章小結 43
習題 44
第3章 組合邏輯電路 47
3.1 組合電路的分析與設計 47
3.1.1 組合電路的分析 47
3.1.2 組合電路設計簡介 50
3.2 中規模組合邏輯模組及其套用 51
3.2.1 加法器 52
3.2.2 數字比較器 53
*3.2.3 編碼器 55
3.2.4 解碼器 58
3.2.5 數據選擇器 64
*3.3 組合電路的競爭與冒險 68
3.3.1 競爭與冒險 68
3.3.2 競爭與冒險的判斷 69
3.3.3 消除冒險的方法 70
3.4 組合電路的計算機仿真實驗 71
本章小結 72
習題 73
第4章 小規模時序電路及其套用 76
4.1 觸發器 76
4.1.1 基本RS觸發器 77
4.1.2 時鐘RS觸發器 80
4.1.3 時鐘D觸發器 82
4.2 集成觸發器 83
4.2.1 JK觸發器 84
4.2.2 D觸發器 85
4.2.3 T觸發器 87
4.2.4 觸發器的直接置位和直接復位 87
4.3 同步時序電路的分析第6章數/模和模/數轉換器原理與套用 124
第5章 中規模時序模組及其套用 101
5.1 中規模集成計數器及套用 101
5.1.1 二—五—十進制計數器74LS90 101
5.1.2 四位二進制計數器74LS161 108
5.2 中規模暫存器 112
5.2.1 暫存器 112
5.2.2 移位暫存器74LS194 113
5.3 時序電路的計算機仿真 118
本章小結 120
習題 120
6.1 數/模轉換器(DAC) 125
6.1.1 DAC的主要技術參數125
6.1.2 常用的D/A轉換技術126
6.1.3 典型DAC器件及其套用129
6.2 模/數轉換器(ADC) 132
6.2.1 A/D轉換的一般過程132
6.2.2 ADC的主要技術參數134
6.2.3 常用A/D轉換技術135
6.2.4 典型集成ADC器件及其套用138
6.3 A/D、D/A轉換器的計算機仿真 140
本章小結 141
習題 142
第7章 存儲器與可程式邏輯器件 143
7.1 隨機存儲器RAM 143
7.1.1 RAM的存儲單元 146
7.1.2 RAM的結構 146
7.1.3 RAM的擴展 148
7.2 可程式邏輯器件PLD 149
7.2.1 可程式邏輯器件PLD的分類 149
7.2.2 PLD器件的簡化表示方法 151
7.2.3 PLD器件的基本結構 151
7.3 唯讀存儲器ROM和可程式邏輯陣列PLA 153
7.3.1 ROM的基本原理 153
7.3.2 ROM在組合邏輯設計中的套用 154
7.3.3 ROM的編程及分類 155
7.3.4 可程式邏輯陣列PLA 156
*7.4 PAL、 GAL的原理及套用 158
7.4.1 可程式陣列邏輯PAL 158
7.4.2 GAL的原理 160
7.4.3 GAL的編程及套用 162
*7.5 HDPLD原理 163
7.5.1 陣列型HDPLD 163
7.5.2 單元型HDPLD 166
7.5.3 在系統編程技術和邊界掃描技術簡介 168
本章小結 169
習題 170
第8章 脈衝單元電路 171
8.1 555定時器 171
8.1.1 晶片的電路結構 172
8.1.2 晶片的功能 173
8.2 施密特觸發器 173
8.2.1 施密特觸發器的特點 174
8.2.2 由555定時器構成的施密特觸發器 174
8.2.3 施密特觸發器的套用 175
8.3 多諧振盪器 176
8.3.1 與非門組成的多諧振盪器 176
8.3.2 由555定時器構成的多諧振盪器 178
8.3.3 多諧振盪器的套用 179
8.4 單穩態觸發器 180
8.4.1 單穩態觸發器的特點 180
8.4.2 由555定時器構成的單穩態觸發器 180
8.4.3 單穩態觸發器的套用 182
8.5 555定時電路的計算機仿真 182
本章小結 183
習題 184
參考文獻 185

相關詞條

熱門詞條

聯絡我們