微型計算機原理(2017年西安電子科技大學出版社出版的圖書)

微型計算機原理(2017年西安電子科技大學出版社出版的圖書)

本詞條是多義詞,共5個義項
更多義項 ▼ 收起列表 ▲

《微型計算機原理》是2017年西安電子科技大學出版社出版的圖書,作者是魏彬。本書共八章,主要介紹了微型計算機基礎知識、微處理器結構及匯流排操作時序、指令系統及彙編語言、半導體存儲器、輸入/輸出接口技術、中斷、可程式定時/計數器8253以及可程式並行接口8255A等內容。

基本介紹

  • 中文名:微型計算機原理 
  • 作者:魏彬
  • 出版社:西安電子科技大學出版社
  • ISBN:9787560645049 
內容簡介,圖書目錄,

內容簡介

本書以實用為宗旨,在講述微型計算機基本原理的同時兼顧其套用,通過實例詳細講解軟、硬體開發技術。由於x86系列微處理器具有向下兼容性,而8086/8088是初學者的基礎平台,故本書以8086/8088平台為基礎介紹微型計算機原理。
本書共八章,主要介紹了微型計算機基礎知識、微處理器結構及匯流排操作時序、指令系統及彙編語言、半導體存儲器、輸入/輸出接口技術、中斷、可程式定時/計數器8253以及可程式並行接口8255A等內容。附錄中給出了CPU的發展歷程、習題及答案用於拓展知識及進行課外練習。
本書可作為各類本、專科院校微機原理、計算機硬體技術基礎等課程的教材,也可供各類電子信息、自動化技術人員參考。

圖書目錄

第1章 微型計算機基礎知識
1.1 微機的發展概況
1.1.1 計算機發展概況
1.1.2 微型計算機
1.2 微機結構及工作原理
1.2.1 計算機基本硬體結構
1.2.2 計算機軟體系統
1.2.3 微型計算機系統組成
1.2.4 微型計算機的典型結構
1.3 微型計算機的工作過程
1.3.1 存儲器的組織及工作過程
1.3.2 微型計算機的工作過程
1.4 計算機的性能指標
1.5 計算機中的數制與編碼
1.5.1 計數制及其相互轉換
1.5.2 不同進制數之間的轉換
1.5.3 數據校驗碼
習題
第2章 微處理器結構及匯流排操作時序
2.1 中央處理器的功能和組成
2.1.1 中央處理器的功能
2.1.2 中央處理器的組成
2.2 8086的內部結構
2.2.1 匯流排接口部件BIU
2.2.2 執行部件EU
2.2.3 EU和BIU的關係
2.2.4 8086CPU的(基本)暫存器的結構
2.3 8086CPU的外部引腳特性
2.3.1 電源線和地線
2.3.2 地址/數據引腳
2.3.3 控制匯流排引腳
2.3.4 8088與8086引腳的不同
2.4 8086微處理器系統配置
2.4.1 最小工作方式
2.4.2 最大工作方式
2.5 8086的匯流排周期和操作時序
2.5.1 周期的概念及種類
2.5.2 匯流排周期
2.5.3 操作時序
習題
第3章 指令系統及彙編語言
3.1 概述
3.1.1 指令及指令系統概念
3.1.2 機器指令和彙編指令格式
3.2 定址方式
3.3 轉移地址的定址方式
3.4 8086指令系統
3.4.1 數據傳送指令
3.4.2 算術運算指令
3.4.3 邏輯指令
3.4.4 串處理指令
3.4.5 程式控制指令
3.4.6 處理機控制指令
3.5 彙編語言程式設計基礎
3.5.1 彙編語言語句格式
3.5.2 偽指令
3.5.3 DOS系統功能調用
3.5.4 彙編語言程式設計
習題
第4章 半導體存儲器
4.1 存儲系統概述
4.1.1 存儲器分類
4.1.2 存儲器的系統結構
4.2 隨機存取存儲器
4.2.1 靜態RAM
4.2.2 動態RAM
4.3 唯讀存儲器
4.3.1 掩膜ROM
4.3.2 可程式ROM
4.3.3 可擦除可程式ROM
4.4 存儲器部件的組成與連線
4.4.1 存儲器晶片與CPU的連線
4.4.2 存儲器晶片的擴展
習題
第5章 輸入/輸出接口技術
5.1 概述
5.1.1 外設接口定義
5.1.2 外設接口的一般結構
5.1.3 外設接口的功能
5.1.4 I/O連線埠編址方式和定址方式
5.2 數據傳送的控制方式
5.2.1 程式控制傳送方式
5.2.2 中斷傳送方式
5.2.3 DMA方式
5.2.4 I/O處理機方式
習題
第6章 中斷
6.1 中斷基本概念
6.1.1 中斷的定義
6.1.2 中斷的分類
6.1.3 中斷回響過程
6.1.4 8086中斷回響過程
6.2 中斷控制器Intel 8259A
6.2.1 8259A的性能概述
6.2.2 8259A的內部結構和工作原理
6.2.3 8259A的外部引腳
6.2.4 8259A的工作過程
6.2.5 8259A的工作方式
6.2.6 8259A的編程
6.2.7 8259A的級聯
6.2.8 8259A的套用舉例
習題
第7章 可程式定時/計數器8253
7.1 定時與計數
7.1.1 概述
7.1.2 定時與計數的實現方法
7.2 定時/計數器晶片Intel 8253
7.2.1 8253的一般性能概述
7.2.2 8253內部結構
7.2.3 8253的外部引腳
7.2.4 8253的控制字
7.2.5 8253的初始化編程
7.2.6 讀取8253通道中的計數值
7.2.7 8253在系統中的連線
7.2.8 8253的工作方式
7.2.9 8253的編程套用
習題
第8章 可程式並行接口8255A
8.1 並行通信接口概述
8.2 並行通信接口晶片8255A
8.2.1 8255A的晶片外部引腳
8.2.2 8255A的內部結構
8.2.3 8255A的控制字
8.2.4 8255A的工作方式
8.2.5 8255A的連線、初始化及套用舉例
習題
附錄A CPU的發展歷程
附錄B 習題及答案

相關詞條

熱門詞條

聯絡我們