屈萬園,男,博士,浙江大學信息與電子工程學院副教授。
基本介紹
- 中文名:屈萬園
- 畢業院校:韓國科學技術院(KAIST)
- 學位/學歷:博士
- 職業:教師
- 專業方向:數模混合積體電路設計、電源管理晶片、高性能放大器
- 就職院校:浙江大學信息與電子工程學院
研究方向,人物經歷,學習經歷,工作經歷,主講課程,學術成果,產業成果,學術論文,
研究方向
主要從事模擬與數模混合積體電路設計相關研究,研究內容包括AC-DC、DC-DC電源轉換器控制與模型分析,高能量密度GaN電源轉換器驅動與系統分析朵擔只,低功耗高性能驅動放大器的分析與設計。以第一作者在積體電路設計領域廈頁市禁頂級學術會議(ISSCC)與期刊(JSSC)發表論文2篇,兩次突破放大器FOMs性能阿戲熱重指標,並提出適用於放大器的DOA(Design-Oriented Analysis)直觀分析法,該內容受邀以90分鐘講座形式發表於2018 ISSCC Forum。在韓國LG從事積體電路研發9年,領導開發並量產數十款高性能晶片,包括韓國首款汽車用標準化LED尾燈控制晶片,LG首款手機用OLED電源晶片,LED/OLED顯示與照明晶片,汽車電源控制晶片,LCD驅動放大器等等。
人物經歷
學習經歷
2012-2016年,韓國科學技術院(KAIST), 工學博士
2006-2008年,韓國科學技術院(KAIST), 工學碩士
2002-2006年,北京郵電大學,工學學士
工作經歷
2017年達探恥至今, 浙江大學信息與電子工程學院、工程師學院 副教授
2008-2017年,韓國LG積體電路研究所,歷任 Junior R&D Research Engineer,R&D Research Engineer, SeniorR&D Research Engineer, PrincipleR&D Research Engineer/項目主管
主講課程
本科生課程教學
電子線路基礎(參與),本科生基礎課程,浙江大學信息與電子工程學院
研究生課程教學
模擬與混合積體電路設計,研究生專業學位課,浙江大學信息與電子工程學院、工程師學院
學術成果
從事模擬積體電路設計研究,在IEEE International Solid-State Circuits Conference (ISSCC) 與 IEEE Journal of Solid-State Circuits (JSSC)發表一作論文論文兩篇,提出適用於模擬放大器的簡化放煮戲直觀性炒婆甩分析法(試悼Design-Oriented Analysis for Miller Compensation),相關內容以90分鐘講座形式受邀發表於2018 ISSCC Forum,並被引入KAIST電子系碩士生課程。
產業成果
在韓國 LG 從事前沿積體電路研發9年,領導開發並量產數十款高性能晶片,量產韓國首款汽車用標準化LED尾燈控制晶片,LG首款手機用OLED顯示電源晶片。量產涉及領域包括:汽車LED尾燈控制晶片,汽車電源管理晶片,LED顯示/照明晶片,OLED顯示/照明晶片, LCD Source Driver IC等等。
學術論文
Xu Yang, Haixiao Cao,Wanyuan Qu*, 'A 9.3mV Load and 5.2mV Line transients Fast Response Buck Converter with Active Ramping Voltage Mode Control,'IEEE 2020 Custom Integrated Circuits Conference (CICC).
Wanyuan Qu*, Donglie Gu, Haixiao Cao, Xu Yang, Jianxiong Xi, Lenian He, Shuo Dong, 'A 95.3% Peak Efficiency 38mV overshoot and 5mV/A load regulation Hysteretic Boost Converter with Anti-Phase Emulate Current Control,'IEEE ESSCIRC 2019 - 45thEuropean Solid-state Circuits Conference, 133-135.
Kye-Seok Yoon;Hyun-Sik Kim;Wanyuan Qu;Young-Sub Yuk;Gyu-Hyeong Cho,“Fully Integrated Digitally Assisted Low-Dropout Regulator for a NAND Flash Memory System,”IEEE Transactions on Power Electronics, vol. 33, no. 1, pp. 388-406, Jan. 2018.
Wanyuan Qu, S. Singh, Y. J. Lee, Y. S. Son, G. H. Cho, “Design-Oriented Analysis for Miller Compensation and Its Application to Multistage Amplifier Design,”IEEE J. Solid-State Circuits, vol. 52, no. 2, pp. 517–527, Feb. 2017.
Wanyuan Qu, J. P. Im, H. S. Kim, and G. H. Cho, “A 0.9V 6.3μW multistage amplifier driving 500pF capacitive load with 1.34MHz GBW,”IEEE ISSCC Dig. Tech. Papers,2014, pp. 290-291.
Y. J. Lee,Wanyuan Qu, S. Singh, D. Y. Kim, K. H. Kim, S. H. Kim, J. J. Park and G. H Cho, “A 200-mA Digital Low Drop-out Regulator With Coarse-Fine Dual Loop in Mobile Application Processor,”IEEE J. Solid-State Circuits, vol. 52, no. 1, pp. 64–76, Jan. 2017.
C. J. Jeong,Wanyuan Qu, Y. Sun, D. Y. Yoon, S. K. Han, and S. G. Lee, 'A 1.5-V, 140-uA CMOS Ultra-Low Power Common-Gate LNA ',IEEE Radio Frequency Integrated Circuits Symposium (RFIC), USA, June, 2011.
學術論文
Xu Yang, Haixiao Cao,Wanyuan Qu*, 'A 9.3mV Load and 5.2mV Line transients Fast Response Buck Converter with Active Ramping Voltage Mode Control,'IEEE 2020 Custom Integrated Circuits Conference (CICC).
Wanyuan Qu*, Donglie Gu, Haixiao Cao, Xu Yang, Jianxiong Xi, Lenian He, Shuo Dong, 'A 95.3% Peak Efficiency 38mV overshoot and 5mV/A load regulation Hysteretic Boost Converter with Anti-Phase Emulate Current Control,'IEEE ESSCIRC 2019 - 45thEuropean Solid-state Circuits Conference, 133-135.
Kye-Seok Yoon;Hyun-Sik Kim;Wanyuan Qu;Young-Sub Yuk;Gyu-Hyeong Cho,“Fully Integrated Digitally Assisted Low-Dropout Regulator for a NAND Flash Memory System,”IEEE Transactions on Power Electronics, vol. 33, no. 1, pp. 388-406, Jan. 2018.
Wanyuan Qu, S. Singh, Y. J. Lee, Y. S. Son, G. H. Cho, “Design-Oriented Analysis for Miller Compensation and Its Application to Multistage Amplifier Design,”IEEE J. Solid-State Circuits, vol. 52, no. 2, pp. 517–527, Feb. 2017.
Wanyuan Qu, J. P. Im, H. S. Kim, and G. H. Cho, “A 0.9V 6.3μW multistage amplifier driving 500pF capacitive load with 1.34MHz GBW,”IEEE ISSCC Dig. Tech. Papers,2014, pp. 290-291.
Y. J. Lee,Wanyuan Qu, S. Singh, D. Y. Kim, K. H. Kim, S. H. Kim, J. J. Park and G. H Cho, “A 200-mA Digital Low Drop-out Regulator With Coarse-Fine Dual Loop in Mobile Application Processor,”IEEE J. Solid-State Circuits, vol. 52, no. 1, pp. 64–76, Jan. 2017.
C. J. Jeong,Wanyuan Qu, Y. Sun, D. Y. Yoon, S. K. Han, and S. G. Lee, 'A 1.5-V, 140-uA CMOS Ultra-Low Power Common-Gate LNA ',IEEE Radio Frequency Integrated Circuits Symposium (RFIC), USA, June, 2011.