基於Quartus Prime的FPGA/CPLD數字系統設計實例(第3版)

基於Quartus Prime的FPGA/CPLD數字系統設計實例(第3版)

《基於Quartus Prime的FPGA/CPLD數字系統設計實例(第3版)》是2016年電子工業出版社出版的圖書,作者是周潤景。

基本介紹

  • 中文名:基於Quartus Prime的FPGA/CPLD數字系統設計實例(第3版)
  • 作者:周潤景
  • 出版社:電子工業出版社
  • 出版時間:2016年7月1日
  • 頁數:384 頁
  • 定價:59 元 
  • 開本:16 開
  • 裝幀:平裝
  • ISBN:9787121294877
內容簡介,圖書目錄,作者簡介,

內容簡介

本書以Altera公司全新推出的Quartus Prime 15.1為設計平台,結合大量的實例來介紹基於FPGA/CPLD數字系統的設計方法。書中的例子包含簡單的數字邏輯電路實例、數字系統設計實例及複雜的數字控制系統設計實例,由淺入深地介紹了採用Quartus Prime 15.1進行數字系統開發的設計流程、設計思想和設計技巧。

圖書目錄

第1章 FPGA設計基礎
1.1 數字積體電路的分類
1.2 標準邏輯器件
1.3 可程式邏輯器件
1.4 Quartus Prime簡介
1.5V HDL程式簡介
第2章 Quartus Prime的使用
2.1 原理圖設計
2.2 文本編輯
2.3 混合編輯(自底向上)
2.4 混合編輯(自頂向下)
第3章 門電路設計範例
3.1 與非門電路
3.2 或非門電路
3.3 異或門電路
3.4 三態門電路
3.5 單向匯流排緩衝器
3.6 雙向匯流排緩衝器
第4章 組合邏輯電路設計範例
4.1 編碼器
4.2 解碼器
4.3 數據選擇器
4.4 數據分配器
4.5 數值比較器
4.6 加法器
4.7 減法器
第5章 觸發器設計範例
5.1 RS觸發器
5.2 JK觸發器
5.3 D觸發器
5.4 T觸發器
第6章 時序邏輯電路設計範例
6.1 同步計數器
6.2 異步計數器
6.3 減法計數器
6.4 可逆計數器
6.5 可變模計數器
6.6 暫存器
6.7 鎖存器
6.8 移位暫存器
6.9 順序脈衝發生器
6.10 序列信號發生器
6.11 分頻器
第7章 存儲器設計範例
7.1 唯讀存儲器(ROM)
7.2 隨機存儲器(RAM)
7.3 堆疊
7.4 FIFO
第8章 數字系統設計範例
8.1 跑馬燈設計
8.2 8位數碼掃描顯示電路設計
8.3 4×4鍵盤掃描電路設計
8.4 數字頻率計
8.5 桌球遊戲機
8.6 交通控制器
8.7 數字鐘
8.8 自動售貨機
8.9 計程車計費器
8.10 電梯控制器
第9章 可參數化宏模組及IP核的使用
9.1 ROM、RAM、FIFO的使用
9.2 乘法器、鎖相環的使用
9.3 正弦信號發生器的設計
9.4 NCO IP核的使用
第10章 深入使用Quartus Ⅱ開發軟體
10.1 使用ModelSim波形編輯器對VHDL設計進行仿真
10.2 TimeQuest時序分析儀的用法
10.3 SignalTap Ⅱ嵌入式邏輯分析儀的使用
10.4 VHDL硬體設計調試
10.5 在VHDL設計中使用庫模組
第11章 基於FPGA的射頻熱療系統
11.1 腫瘤熱療的生物學與物理技術概論
11.2 溫度場特性的仿真
11.3 射頻熱療系統設計
11.4 系統硬體電路設計
11.5 軟體實現
11.6 溫度場測量與控制的實驗
11.7 結論
第12章 基於FPGA的直流電動機伺服系統
12.1 電動機控制發展情況
12.2 系統控制原理
12.3 算法設計
12.4 系統硬體設計原理
12.5 系統軟體設計原理
12.6 系統調試及結果分析
12.7 結論

作者簡介

周潤景教授,中國電子學會高級會員,IEEE/EMBS會員,國家自然科學基金項目“高速數字系統的信號與電源完整性聯合設計與最佳化”等多項*家級、省部級科研項目負責人,主要從事模式識別與智慧型系統、控制工程的研究與教學工作,具有豐富的教學與科研經驗。

相關詞條

熱門詞條

聯絡我們