基於MCTGAL的高信息密度積體電路低功耗關鍵技術研究

《基於MCTGAL的高信息密度積體電路低功耗關鍵技術研究》是汪鵬君為項目負責人,寧波大學為依託單位的面上項目。

基本介紹

  • 中文名:基於MCTGAL的高信息密度積體電路低功耗關鍵技術研究
  • 外文名:Research on key technologies of low power consumption for high information density integrated circuits based on MCTGAL
  • 項目類別:面上項目
  • 項目負責人:汪鵬君
  • 依託單位:寧波大學
科研成果,項目摘要,

科研成果

序號
標題
類型
1
基於免疫算法的生產調度現狀與展望
期刊論文
2
基於量子遺傳算法的XOR/AND電路功耗和面積最佳化
期刊論文
3
鐘控傳輸絕熱邏輯電路和SRAM的設計
科研獎勵
4
Design of Ternary Adiabatic T-operation Circuit Based on the Theory of Three Essential Circuit Elements
會議論文
5
Low Power Polarity Conversion Based on the Whole Annealing Genetic Algorithm
期刊論文
6
基於CTGAL電路的進制可變計數器設計
期刊論文
7
基於免疫遺傳算法的動態邏輯AND/XOR電路功耗最佳化
會議論文
8
流媒體音視頻處理系統關鍵技術研發及套用
科研獎勵
9
時鐘低擺幅三值雙邊沿低功耗觸發器的設計
期刊論文
10
Design of Ternary Adiabatic Multiplier on Switch-Level
期刊論文
11
基於電路三要素理論的四值同步可逆計數器設計
期刊論文
12
基於遺傳算法的DFRM極性轉換
期刊論文
13
Switch-level Design of Ternary Adiabatic Counter Based on T-operation
會議論文
14
Design of Ternary Clocked Adiabatic Shift Register
會議論文
15
絕熱電路三要素理論及其套用
期刊論文
16
Design of adiabatic two’s complement multiplier-accumulator based on CTGAL
期刊論文
17
基於鐘控傳輸門絕熱邏輯電路的絕熱FIFO設計
期刊論文
18
Low Complexity Decoding Algorithm of QC-LDPC Code
會議論文
19
MPRM Expressions Minimization Based on Simulated Annealing Genetic Algorithm
會議論文
20
基於整體退火遺傳算法的低功耗最佳極性搜尋
期刊論文
21
基於多值開關-信號理論的三值低功耗動態異或/同或電路設計
期刊論文
22
Low-power Synthesis for MPRM Circuit Based on Exhaustive Algorithm
會議論文
23
基於CTGAL電路的低功耗十進制復位計數器設計
期刊論文
24
Design of Multi-valued Double-edge-triggered JK Flip-flop Based on Neuron MOS Transistor
會議論文
25
三值絕熱計數器的開關級設計
期刊論文
26
Power Optimization Algorithm Based on XNOR/OR Logic
期刊論文
27
Least Operation Traversal Method Applied in Optimization of Logic Circuits
會議論文
28
2-4混值/八值絕熱加減計數器開關級設計
會議論文
29
Low Power Mapping for AND/XOR Circuits and its Application in Searching the Best Mixed-Polarity
期刊論文
30
Design of Turbo Decoder Based on Min-Sum Decoding Algorithm of LDPC Code
會議論文
31
Design of Four-valued Operation Circuits of Adder and Subtraction Based on Neuron MOS Transistor
會議論文
32
三值鐘控傳輸門絕熱邏輯電路研究
期刊論文
33
基於鐘控神經MOS管的多值雙邊沿D觸發器設計
期刊論文
34
三值鐘控絕熱同步可逆計數器設計
會議論文
35
高信息密度、低功耗數字器件的設計及套用
科研獎勵
36
具有預計算功能的新型絕熱數值比較器設計
期刊論文
37
Design of Low-Power Complementary Pass-Transistor and Ternary Adder Based on Multi-valued Switch-signal Theory
會議論文
38
量子遺傳算法在多輸出Reed-Muller邏輯電路最佳極性搜尋中的套用
期刊論文
39
Area Optimization of Fixed-Polarity Reed-Muller Circuits Based on Niche Genetic Algorithm
期刊論文
40
基於CTGAL電路的絕熱4-2壓縮器和乘法器設計
期刊論文
41
三值絕熱門控串列數值比較器設計
期刊論文
42
Design of a DTCTGAL circuit and its application
期刊論文
43
採用vMOS管的多值計數器設計
期刊論文
44
A Novel Quantum Genetic Algorithm for Area Optimization of FPRM Circuits
會議論文
45
Design of A Novel Multi-Rate QC-LDPC Decoder
會議論文
46
基於神經MOS管的新型反相器設計
期刊論文
47
Design of Low-Power Ternary Magnitude Comparator Based on Multi-valued Switch-signal Theory
會議論文
48
基於開關信號理論的四值絕熱動態D觸發器設計
會議論文
49
Design of Novel QCTGAL Circuit
會議論文
50
Area Minimization of MPRM Circuits
會議論文
51
基於XNOR/OR邏輯的低功耗最佳極性搜尋
期刊論文
52
擴展Toffoli門及其在多輸出電路設計中的套用
期刊論文
53
面向大規模城域監控的流媒體關鍵技術及裝備
科研獎勵
54
基於動態邏輯的MPRM電路低功耗最佳化設計
期刊論文
55
基於CTGAL電路的並行前綴加減法器設計
期刊論文
56
Design of Four-valued Counter Based on NeuMOS
期刊論文

項目摘要

本項目以低功耗多值邏輯電路為研究對象,研究低功耗高信息密度CMOS積體電路的實現途徑。項目研究內容包括:(1)通過對高信息密度積體電路功耗機理的研究,結合信號幾率傳遞算法,建立功耗計算模型;(2)在研究多值電路三要素理論基礎上提出絕熱電路通用理論,為絕熱電路設計提供理論依據;(3)利用絕熱電路三要素理論,設計一種新穎多值全絕熱電路-多值鐘控傳輸絕熱邏輯(MCTGAL)單元電路,並設計相應的多值低功耗數字器件;(4)研究適用於MCTGAL電路要求的鐘控信號;(5)採用現有標準工藝,通過計算機仿真和多項目流片、測試,證明所設計的電路具有正確的邏輯功能及理想的低功耗、高信息密度特性。項目完成後,可以獲得具有能量恢復功能的全絕熱高信息密度CMOS積體電路的低功耗設計能力,在低功耗CMOS數字系統中具有廣泛的套用價值,可以為高信息密度積體電路的實用化提供新的電路結構、新的設計方案。

相關詞條

熱門詞條

聯絡我們