基於標準CMOS工藝的低功耗射頻電路設計

基於標準CMOS工藝的低功耗射頻電路設計

《基於標準CMOS工藝的低功耗射頻電路設計》是2013年國防工業出版社出版的圖書,作者是[西]艾爾瓦拉多,畢思圖,艾丁。

基本介紹

  • 中文名:基於標準CMOS工藝的低功耗射頻電路設計
  • 作者:[西]艾爾瓦拉多,畢思圖,艾丁
  • 譯者:黃水龍、王小松、劉欣
  • 出版社:國防工業出版社
  • 出版時間:2013年7月1日
  • 裝幀:平裝
  • ISBN:9787118087901
內容簡介,圖書目錄,

內容簡介

在小型電池供電的手持設備中,低功耗是一個關鍵的性能指標。移動終端可選擇集成的無線通信模組越來越多(包括GPS,藍牙,GSM,3G,WiFi和DVB-H)。近年來,由於電池容量提升緩慢.每種模組總的可用功耗受到了限制,因此高效的電路顯得相當重要。《高新科技譯叢:基於標準CMOS工藝的低功耗射頻電路設計》展現了一些用於低功耗射頻CMOS模擬電路設計的基本技術。書中給電路設計者提供了完整的替代電路準則以最佳化功耗,並且講解了這些準則在最常見的射頻模組如LNA,mixers和PLLs中的運用。《高新科技譯叢:基於標準CMOS工藝的低功耗射頻電路設計》運用了實際的案例並提供了獨特的視角,這是因為它的讀者是工作存有一定局限性的標準CMOS工藝下的設計者。

圖書目錄

第1章 簡介
1.1 個人通信終端的最新進展
1.2 套用舉例
1.3 下一代無線通信的頻率分配
1.4 當前手持裝置的共同需求:OFDM調製
1.5 低功耗RFIC設計
1.5.1 CMOS工藝
1.5.2 模擬電路低功耗設計技術
第2章 CMOS模擬射頻電路中的功耗考慮
2.1 功耗來源
2.1.1 動態轉換功耗
2.1.2 漏電流功耗
2.1.3 短路電流功耗
2.1.4 靜態偏置功耗
2.2 功耗的限制
2.2.1 基本的限制因素
2.2.2 實際的限制因素
2.3 VDD等比例下降
2.3.1 閾值電壓
2.3.2 亞閾值區域
2.3.3 MOS電晶體速度與頻寬
2.3.4 模擬開關
2.3.5 電晶體堆疊
2.3.6 動態範圍
2.3.7 功耗
參考文獻
第3章 結構選擇對射頻前端功耗的影響
3.1 前端的挑戰
3.1.1 鏡像抑制
3.1.2 直流失調
3.1.3 I/Q失配
3.1.4 偶數階失真
3.1.5 閃爍噪聲(1/f噪聲)
3.1.6 靈敏度和噪聲係數
3.1.7 線性度
3.2 超外差結構
3.3 二次變頻結構
3.4 鏡像抑制(Hartley,Weaver)結構
3.4.1 Hartley結構
3.4.2 Weaver結構
3.5 直接變頻接收機結構
3.5.1 零中頻結構
3.6 低中頻結構
參考文獻
第4章 低功耗模擬設計在標準CMOS
工藝下的工藝結構選擇
4.1 閾值電壓
4.1.1 多閾值電壓電晶體
4.1.2 可變閾值電晶體
4.2 柵長等比例縮小
4.3 絕緣體上矽(SOI)
4.3.1 工藝描述
4.3.2 SOI技術在模擬電路中的優勢
4.3.3 與CMOS體矽技術相比SOI技術面臨的問題
4.3.4 射頻電路中的SOI和IC設計
參考文獻
第5章 射頻電路低功耗設計技術
5.1 電流復用
5.1.1 工作原理
5.1.2 基本實現
5.2 多電壓技術
5.3 門控電源
5.4 多溝道長度
5.5 柵極偏置
5.5.1 強反型
5.5.2 弱反型
5.5.3 中等反型
5.5.4 中等反型和弱反型的優勢
參考文獻
第6章 射頻放大器設計
6.1 基本放大原理
6.1.1 NMOS電晶體基本概念
6.1.2 共源放大電路
6.1.3 共漏放大結構
6.1.4 共柵放大結構
6.1.5 基本放大電路比較
6.2 放大器拓撲結構
6.2.1 共源共柵放大器
6.2.2 可調諧負載:LC諧振槽
6.2.3 有源負載
6.2.4 負反饋結構
6.3 低功耗LNA設計考慮
6.3.1 電感負反饋
6.3.2 無源元件的Q值
6.3.3 電晶體極化
6.3.4 電流復用
6.3.5 阻抗匹配
6.3.6 共源共柵
6.4 低功耗LNA設計實例
6.4.1 實例1:針對DVB-T/H標準的低功耗LNA
6.4.2 實例2:5GHz U-NII頻段低功耗LNA
參考文獻
第7章 混頻器設計
7.1 混頻器基本原理
7.1.1 轉換增益/損耗:
7.1.2 線性度
7.1.3 噪聲係數
7.1.4 阻抗匹配和連線埠隔離度
7.2 混頻器拓撲
7.2.1 有源混頻器
7.2.2 無源混頻器
7.3 混頻器的設計約束
7.3.1 增益
7.3.2 線性度
7.3.3 噪聲
7.3.4 頻寬
7.3. 5阻抗匹配和連線埠隔離考慮
7.4 低功耗混頻器設計的例子
7.4.1 實例1:用於DVB-T/H的低功耗低噪聲混頻器
7.4.2 實例2:套用於WLAN(5GHz U-NII頻段)的低功耗混頻器
7.4.3 實例3:wLAN中極低功耗無源混頻器(5GHz U-NII Band)
參考文獻
第8章 鎖相環設計
8.1 頻率綜合器原理
8.1.1 鎖相環介紹
8.1.2 鎖相環結構
8.2 鑒頻鑒相器設計約束
8.2.1 乘法器
8.2.2 異或邏輯門和觸發器
8.2.3 PFD/CP
8.3 壓控振盪器設計約束
8.3.1 功能描述
8.3.2 壓控振盪器設計約束
8.4 高頻分頻器設計約束
8.4.1 分頻器基本結構
8.4.2 高頻分頻器結構和組成模組
8.5 低功耗設計實例
8.5.1 實例1:適用於DVB-H的寬頻VCO
8.5.2 實例2:高頻VCO
8.5.3 實例3:在WLAN(5GHz U-NII頻段)套用的高頻分頻器和雙模預分頻器
參考文獻

相關詞條

熱門詞條

聯絡我們