《ModelSim電子系統分析及仿真(第3版)》是2019年11月電子工業出版社出版的圖書,作者是于斌、謝龍漢。
基本介紹
- 中文名:ModelSim電子系統分析及仿真(第3版)
- 作者:于斌、謝龍漢
- 出版社:電子工業出版社
- 出版時間:2019年11月
- 頁數:376 頁
- 定價:69 元
- 開本:16 開
- ISBN:9787121375651
內容簡介,圖書目錄,
內容簡介
ModelSim是優秀的HDL仿真軟體之一,它能提供友好的仿真環境,是業界唯一單核心支持VHDL和Verilog混合仿真的仿真器,它採用直接最佳化的編譯技術、Tcl/Tk技術和單一核心仿真技術,編譯仿真速度快,編譯的代碼與平台無關,便於保護IP核,個性化的圖形界面和用戶接口,為用戶加快調錯提供強有力的手段,是FPGA/ASIC設計的首選仿真軟體。 本書以ModelSim SE 10.4版軟體為平台,由淺入深、循序漸進地介紹ModelSim 10.4軟體各部分知識,包括ModelSim 10.4的基礎知識、選單命令、庫和工程的建立與管理、Verilog/VHDL檔案編譯仿真、採用多種方式分析仿真結果,以及與多種軟體聯合仿真等知識。書中配有大量插圖,並結合實例詳細地講解使用ModelSim進行仿真操作的基本知識和方法技巧,配書光碟中有本書實例操作的視頻講解,讀者能夠輕鬆學習。
圖書目錄
目 錄
第1章 概 述 1
1.1 IC設計與ModelSim 2
1.1.1 IC設計基本流程 2
1.1.2 ModelSim概述 3
1.2 ModelSim套用基本流程 5
1.3 ModelSim基本仿真流程 5
1.3.1 創建一個工作庫 6
1.3.2 編譯設計檔案 7
1.3.3 運行仿真 8
1.3.4 查看結果 9
1.4 ModelSim工程仿真流程 9
1.4.1 創建工程及工程庫 10
1.4.2 創建新檔案 11
1.4.3 載入設計檔案 12
1.4.4 編譯源檔案 13
1.4.5 運行仿真和查看結果 14
1.4.6 工程調試 14
第2章 操 作 界 面 16
2.1 整體界面 17
2.2 選單欄 17
2.2.1 File選單 18
2.2.2 Edit選單 25
2.2.3 View選單 28
2.2.4 Compile選單 29
2.2.5 Simulate選單 31
2.2.6 Add選單 34
2.2.7 Tools選單 34
2.2.8 Layout選單 40
2.2.9 Bookmarks選單 40
2.2.10 Window選單 41
2.2.11 Help選單 43
2.3 工具列 43
2.4 標籤區 44
2.5 命令視窗 45
2.6 MDI視窗 45
2.6.1 源檔案視窗 46
2.6.2 波形視窗 47
2.6.3 列表視窗 48
2.6.4 數據流視窗 48
2.6.5 屬性視窗 49
2.6.6 進程視窗 50
2.6.7 對象視窗 50
2.6.8 存儲器視窗 51
2.6.9 原理圖視窗 51
2.6.10 觀察視窗 52
2.6.11 狀態機視窗 52
2.7 界面的設定 53
2.7.1 定製用戶界面 53
2.7.2 設定界面參數 55
第3章 工 程 和 庫 57
3.1 ModelSim工程 58
3.1.1 刪除原有工程 58
3.1.2 開始一個新工程 58
3.1.3 工程標籤 60
3.1.4 工程編譯 61
3.1.5 仿真環境配置 64
3.1.6 工程檔案組織 66
3.1.7 工程及檔案屬性設定 68
實例3-1 工程檔案管理 73
3.2 ModelSim庫 77
3.2.1 概述 78
3.2.2 庫的創建及管理 78
3.2.3 資源庫管理 81
3.2.4 導入FPGA的庫 81
3.2.5 本節實例 83
第4章 ModelSim對不同語言的仿真 89
4.1 VHDL仿真 90
4.1.1 VHDL檔案編譯 90
4.1.2 VHDL設計最佳化 91
4.1.3 VHDL設計仿真 97
4.1.4 還原點和仿真恢復 102
4.1.5 TEXTIO的使用 103
實例4-1 VHDL設計的仿真全過程 105
4.2 Verilog仿真 110
4.2.1 Verilog檔案編譯 110
4.2.2 Verilog設計最佳化 112
4.2.3 Verilog設計仿真 112
4.2.4 還原點和仿真恢復 118
4.2.5 單元庫 118
4.2.6 系統任務和系統函式 119
4.2.7 編譯指令 121
實例4-2 32位浮點乘法器的Verilog仿真過程 122
4.3 SystemC仿真 127
4.3.1 概述 127
4.3.2 SystemC檔案的編譯和連結 128
4.3.3 設計仿真和調試 133
4.3.4 常見錯誤 135
4.4 混合語言仿真 137
4.4.1 編譯過程與公共設計庫 137
4.4.2 映射數據類型 139
4.4.3 VHDL調用Verilog 142
4.4.4 Verilog調用VHDL 144
4.4.5 SystemC調用Verilog 144
4.4.6 Verilog調用SystemC 145
4.4.7 SystemC調用VHDL 146
4.4.8 VHDL調用SystemC 147
第5章 利用ModelSim進行仿真分析 149
5.1 仿真概述 150
5.2 WLF檔案和虛擬對象 151
5.2.1 保存仿真狀態 151
5.2.2 Dataset結構 154
5.2.3 Dataset管理 155
5.2.4 虛擬對象 157
5.3 利用波形編輯器產生激勵 160
5.3.1 創建波形 160
5.3.2 編輯波形 166
5.3.3 導出激勵檔案並使用 169
5.4 ModelSim波形分析 172
5.4.1 波形視窗和列表視窗 172
5.4.2 時間標記 174
5.4.3 視窗的縮放 175
5.4.4 在視窗中搜尋 177
5.4.5 視窗的格式編排 178
5.4.6 波形和列表的保存 181
5.4.7 信號匯流排 183
5.4.8 游標操作 183
5.4.9 其他功能 184
5.4.10 波形比較 185
5.5 存儲器的查看和操作 191
5.5.1 存儲器的查看 191
5.5.2 存儲數據的導出 193
5.5.3 存儲器初始化 195
5.5.4 存儲器調試 195
5.6 數據流視窗的使用 196
5.6.1 概述 196
5.6.2 設計連通性分析 197
5.6.3 信號追蹤和查找 198
5.6.4 設定和保存列印 200
5.6.5 本節實例 201
5.7 原理圖視窗的使用 205
5.8 狀態機視窗的使用 209
5.9 ModelSim的剖析工具 211
5.9.1 運行性能剖析和存儲器剖析 211
5.9.2 查看性能剖析結果 212
5.9.3 查看存儲器剖析報告 216
5.9.4 保存結果 216
5.10 覆蓋率檢測 218
5.10.1 啟用代碼覆蓋 218
5.10.2 覆蓋率的查看 223
5.10.3 覆蓋率檢測的過濾 226
5.10.4 覆蓋信息報告 228
5.11 信號探測 231
5.12 採用JobSpy控制批處理仿真 233
5.12.1 JobSpy功能與流程 234
5.12.2 運行JobSpy 234
5.13 綜合實例 236
實例5-1 三分頻時鐘的分析 236
實例5-2 同步FIFO的仿真分析 244
實例5-3 基2的SRT除法器的仿真分析 250
第6章 ModelSim的協同仿真 258
6.1 ModelSim與Debussy的協同仿真 259
6.1.1 Debussy工具介紹 259
6.1.2 Debussy配置方法 263
實例6-1 與Debussy的協同仿真 266
6.2 ModelSim與Matlab的協同仿真 274
實例6-2 與Matlab的協同仿真 277
實例6-3 與Simulink的協同仿真 282
實例6-4 使用cosimWizard進行協同仿真 291
第7章 ModelSim對不同公司 器件的後仿真 301
7.1 ModelSim對Intel器件的後仿真 302
7.1.1 QuartusPrime簡介 302
7.1.2 後仿真流程 304
實例7-1 直接採用QuartusPrime調用ModelSim進行仿真 305
實例7-2 先用QuartusPrime創建工程,再用ModelSim進行時序仿真 318
7.2 ModelSim對Xilinx器件的後仿真 325
7.2.1 Vivado簡介 325
7.2.2 後仿真流程 326
實例7-3 用VIVADO對全加器進行時序仿真 326
實例7-4 用VIVADO直接調用ModelSim進行時序仿真 336
7.3 ModelSim對Lattice器件的後仿真 341
7.3.1 Diamond簡介 341
7.3.2 後仿真流程 342
實例7-5 用Diamond對全加器進行時序仿真 342
實例7-6 用Diamond完成布局繞線,使用ModelSim進行時序仿真 348
第8章 ModelSim的檔案和腳本 351
8.1 SDF檔案 352
8.1.1 SDF檔案的指定和編譯 352
8.1.2 VHDL的SDF 354
8.1.3 Verilog的SDF 354
8.1.4 SDF檔案信息 356
8.2 VCD檔案 358
8.2.1 創建一個VCD檔案 358
8.2.2 使用VCD作為激勵 360
8.2.3 VCD任務 361
8.2.4 連線埠驅動數據 362
8.3 Tcl和DO檔案 364
8.3.1 Tcl命令 364
8.3.2 Tcl語法 364
8.3.3 ModelSim的Tcl時序命令 365
8.3.4 宏命令 366
8.3.5 本節實例 368