MPC5554和5553微處理器揭秘

MPC5554和5553微處理器揭秘

《MPC5554和5553微處理器揭秘》是2010年北京航空航天大學出版社出版的圖書,作者是(美國)索加(RichardSoja)、(美國)班諾拉(MunirBannoura)。

基本介紹

  • 書名:MPC5554和5553微處理器揭秘
  • 又名:MPC5554/5553Revealed
  • 作者:(美國)索加(RichardSoja)、(美國)班諾拉(MunirBannoura)
  • 譯者:龔光華宮輝安鵬
  • ISBN:7512402481,9787512402485
  • 頁數:309頁
  • 出版社北京航空航天大學出版社
  • 出版時間:2010年11月1日
  • 裝幀:平裝
  • 開本:16
作者簡介,內容簡介,目錄,

作者簡介

作者:(美國)索加(RichardSoja)(美國)班諾拉(MunirBannoura)譯者:龔光華宮輝安鵬
MunirBannoura先生於1974年獲得理學學士學位,1978年在阿爾及利亞國家電子和電氣學院任電子工程教授,1984年加入Motorola/Freescale公司擔任客戶培訓經理。負責先進微控制器和微處理器產品的全球培訓。Munir先生著有多本Freescale公司微控制器的教材。
RichardSoja先生於1974年獲得工學學士學位於,1984年加入了Motorola,為歐洲汽車電子和工業界客戶提供套用技術支持。他目前從事微控制器新產品的系統設計和規劃,對MPC5554的系統設計作出了很大貢獻。

內容簡介

《MPC5554/5553微處理器揭秘》介紹MPC5554和MPC5553兩個微處理器,詳細講解了其片內集成外設模組及其在汽車電子和工業控制領域的部分套用。為了幫助讀者更快更容易地編寫代碼,隨書光碟內含Freescale公司提供的RAppID代碼初始化工具;一個演示版的eTPU仿真程式,用來展示eTPU特定功能的編寫調試流程。
《MPC5554/5553微處理器揭秘》介紹的內容對具有不同經驗水平的硬體設計者和軟體工程師都是適用的,對那些剛剛開始自己職業之路的青年學生也是有幫助的。

目錄

第1章MPC5500系列簡介
第2章Power架構的e20026處理器
2.1Power架構的e20026處理器介紹
2.2編程模型
2.3用戶模式下的暫存器
2.4用戶模式下的特殊暫存器
2.5管理員模式下的暫存器
2.6指令集
2.7存儲器同步指令
2.8控制指令
2.9比較指令
2.10跳轉指令
2.11Isel指令
第3章SIMD、分數和DSP
3.1信號處理引擎SPE的指令
3.2SIMD
3.3分數運算
3.4數位訊號處理器DSP
第4章浮點數
4.1介紹
4.2MPC5554/5553的浮點數單元
4.3MPC5554/5553的浮點數異常
4.4浮點處理示例代碼
第5章記憶體管理單元(MMU)
5.1記憶體管理單元簡介
5.2MPC5554/5553MMU的實現
5.3MMU屬性
5.4配置MMU
5.5MMU異常處理
5.6MAS暫存器
5.7外部調試對MMU的影響
第6章系統快取
6.1快取介紹
6.2快取結構
6.3使用快取作為系統RAM
第7章異常與中斷
7.1異常與中斷的介紹
7.2中斷處理
7.3固定時間間隔中斷(FIT)
7.4看門狗
第8章中斷控制器
8.1簡介
8.2中斷控制器工作模式
第9章系統配置
9.1MPC5554/5553硬體和軟體初始化簡介
9.2引導程式運行模式
9.3PLL運行模式
9.4審查模式及其對BAM的影響
9.5套用代碼初始化
第10章外部匯流排接口
10.1簡介
10.2匯流排接口信號說明
10.3用EBI接異步存儲器
10.4對多主機的支持
第11章增強型存儲器直接訪問控制器
11.1增強型存儲器直接訪問(EDMA)控制器簡介
11.2eDMA架構
11.3通道架構
11.4組和通道優先權
11.5通道搶占(preemption)
11.6出錯信號
11.7eDMA通道分配
11.8eDMA配置順序
11.9套用實例
第12章、串列/解串外圍設備接口(DSPI)
12.1串列設備接口
12.2DSPI的架構與配置
12.3串列外設接口(SPI)配置
12.4串列解串接口(DSI)配置
12.5組合串列接口(CSI)配置
12.6使用DSPI傳輸與接收數據的編程方法
12.7利用DSPI支持DMA傳輸的特性創建佇列
12.8DSPI與eDMA的連線
12.9DSPI初始化例子
第13章增強型串列通信接口(eSCI)
13.1增強型串列通信接口介紹
13.2eSCI構架
13.3傳送操作
13.4接收操作
13.5單線操作
13.6多點傳輸模式
13.7中斷
13.8eSCI接收與傳送配置
13.9LIN介紹
第14章區域網路控制匯流排(FlexCAN)
14.1區域網路控制匯流排介紹
14.2CAN信息協定
14.3FlexCAN構架
14.4信息快取結構
14.5FlexCAN時鐘源
14.6信息過濾
14.7CAN模式
14.8FlexCAN傳送程式
14.9FlexCAN接收程式
第15章增強型佇列式模數轉換器(eQADC)
15.1模數轉換器介紹
15.2eQADC架構
15.3利用eQADC支持DMA的特性創建轉換佇列
15.4eQADC與eDMA的連線與優先權
15.5eQADC預備、觸發、暫停與停止
15.6命令模式以及eQADC佇列的結構
15.7ADC內部暫存器的讀寫
15.8eQADC的電氣特性
15.9使用外部多路復用器擴展ADC通道數量
15.10集成ADC校正——ADC轉換結果的標準化
第16章增強型I/O模組和定時器系統
16.1定時器系統介紹__
16.2eMIOS架構
16.3標準規格的通道架構
16.4標準規格通道模式
16.5eMIOS全局配置
16.6標準規格通道配置
第17章增強型定時處理單元(eTPU)
17.1eTPU簡介
17.2eTPU架構
17.3標準功能集
17.4用戶自定義功能
17.5通道結構
17.6主機接口
17.7時基TCRI和TCR2計數時鐘
17.8I/O通道的控制和狀態
17.9角度模式
17.10共享定時/轉角計數匯流排STAC匯流排
17.11eTPU初始化流程
17.12.eTPU練習
第18章片記憶體儲器和接口
18.1簡介
18.2內部存儲器
18.3FLASH存儲器
18.4靜態RAM存儲器
第19章快速乙太網控制器(1PEC)
19.1快速乙太網控制器簡介
19.2快速乙太網控制器的結構
19.3快速乙太網控制器功能
19.4快速乙太網控制器初始化例程
第20章調試、片上仿真連線埠和Nexus軟體
第21章供電
21.1供電需求
21.2電源復位
21.3電壓調節控制器
21.4供電順序
21.5供電分段描述
21.6電源功耗
21.7電源設計需要考慮的內容
附錄A引腳分配圖
附錄B引腳功能和定義
附錄Ce20026處理器指令集
附錄DSPE指令
附錄E參考資料清單
附錄F示例軟體使用說明

相關詞條

熱門詞條

聯絡我們