緩衝場效電晶體邏輯(buffered FET logic)是1993年公布的電子學名詞。
基本介紹
- 中文名:緩衝場效電晶體邏輯
- 外文名:buffered FET logic
- 所屬學科:電子學
- 公布時間:1993年
公布時間,出處,
公布時間
1993年,經全國科學技術名詞審定委員會審定發布。
出處
《電子學名詞》第一版。
緩衝場效電晶體邏輯(buffered FET logic)是1993年公布的電子學名詞。
緩衝場效電晶體邏輯(buffered FET logic)是1993年公布的電子學名詞。公布時間1993年,經全國科學技術名詞審定委員會審定發布。出處《電子學名詞》第一版。1...
電晶體-電晶體邏輯(英語:Transistor-Transistor Logic,縮寫為TTL),是市面上較為常見且套用廣泛的一種邏輯門數字積體電路,由電阻器和電晶體而組成。TTL最早是由德州儀器所開發出來的,現雖有多家廠商製作,但編號命名還是以德州儀器...
這讓金氧半場效電晶體和他們最主要的競爭對手BJT相較之下更為省電,而且也更易於驅動。在CMOS邏輯電路里,除了負責驅動晶片外負載(off-chip load)的驅動器外,每一級的邏輯門都只要面對同樣是金氧半場效電晶體的柵極,如此一來較不...
採用CMOS技術可以將成對的金屬氧化物半導體場效應電晶體(MOSFET)集成在一塊矽片上。該技術通常用於生產RAM和交換套用系統,在計算機領域裡通常指保存計算機基本啟動信息(如日期、時間、啟動設定等)的ROM晶片。CMOS由PMOS管和NMOS管共同構成...
而金屬-半導體場效應電晶體(Metal-Semiconductor Field Effect Transistor, MESFET)或高電子遷移率電晶體(HEMT)熱穩定性較差,肖特基結柵電極漏電流較大,邏輯擺幅較小,抗噪聲能力較弱等。這些問題的存在嚴重製約著未來半導體製造業進一步、...