納米級VLSI混合時序分析方法研究

納米級VLSI混合時序分析方法研究

《納米級VLSI混合時序分析方法研究》是依託中國人民解放軍國防科技大學,由陳吉華擔任項目負責人的面上項目。

基本介紹

  • 中文名:納米級VLSI混合時序分析方法研究
  • 項目類別:面上項目
  • 項目負責人:陳吉華
  • 依託單位:中國人民解放軍國防科技大學
  • 負責人職稱:教授
  • 批准號:60876024
  • 研究期限:2009-01-01 至 2009-12-31
  • 申請代碼:F0402
  • 支持經費:12(萬元)
中文摘要
以高性能微處理器為代表的VLSI設計對電晶體級自動時序分析理論和方法提出了新的需求,而MIS效應和耦合噪聲對納米級VLSI設計中時序分析的精度提出了嚴重的挑戰,納米級VLSI時序分析的新理論和新方法成為業界的關鍵技術問題和研究前沿。.本課題對多層次多電路結構類型的混合時序分析方法展開研究,重點突破電晶體級混合時序分析方法的理論體系和關鍵算法。針對MIS效應對延時的影響,研究可以用於測試波形生成的MIS模型,並基於該模型研究多種電路結構的測試波形生成算法。針對噪聲對時序的影響,研究基於混合時序分析的噪聲分析方法,著重研究噪聲情況下的延時計算方法和動態電路的噪聲穩定性驗證方法。研究混合時序分析方法的分散式計算模型和任務分派算法,進一步提高分析速度。.本項目的研究將為提高納米級VLSI時序分析的精度提供一種有效的技術途徑,為開發高性能微處理器設計所需的電晶體級時序分析工具提供直接的理論支持。

相關詞條

熱門詞條

聯絡我們