納米積體電路的容錯映射

《納米積體電路的容錯映射》是夏銀水為項目負責人,寧波大學為依託單位的面上項目。

基本介紹

  • 中文名:納米積體電路的容錯映射
  • 項目類別 :面上項目
  • 項目負責人:夏銀水
  • 依託單位 :寧波大學
科研成果,項目摘要,

科研成果

序號
標題
類型
作者
1
基於可滿足性模理論的CMOL電路單元映射
期刊論文
金俊傑(#); 儲著飛(*); 王倫耀; 夏銀水
2
一種抑制納米CMOS電路常連缺陷傳播的方法
專利
夏銀水(#); 陳定亨
3
Power optimization based on dual-logic using and-xor-inverter graph
會議論文
馬雪嬌(#); 夏銀水(*)
4
一種納米CMOS電路常開缺陷的快速容錯方法
專利
夏銀水(#); 查曉婧; 儲著飛
5
Electrical Modeling and Analysis of a Mixed Carbon Nanotube Based Differential Through Silicon via in 3-D Integration
期刊論文
Qian Libo(#)(*); Xia Yinshui; Shi Ge
6
基於虛擬單元映射的電路面積最佳化算法
期刊論文
羅文強(#); 王倫耀(*); 岑旭夢; 夏銀水
7
基於AXIG重構的功耗最佳化
期刊論文
馬雪嬌(#); 夏銀水(*); 尹浩凱
8
Library-free映射在電路面積最佳化中的套用
期刊論文
岑旭夢(#); 王倫耀(*); 夏銀水; 儲著飛
9
Study of Crosstalk Effect on the Propagation Characteristics of Coupled MLGNR Interconnects
期刊論文
Qian, Libo(#)(*); Xia, Yinshui; Shi, Ge
10
矩陣表示的納米CMOS電路常開缺陷的快速映射方法
專利
夏銀水(#); 顧賢貴; 徐鵬飛; 查曉婧; 謝尚鑾
11
基於CNFET的三輸入Majority門電路設計
期刊論文
汪揚傑(#); 夏銀水(*)
12
Efficient power pad assignment for multi-voltage SoC and its application in floorplanning
期刊論文
Chu Zhufei(#); Xia Yinshui(*); Wang Lunyao; Wang Jian
13
基於門節點分級選擇的CMOL電路單元快速容錯映射
期刊論文
汪紀波(#); 夏銀水(*); 儲著飛; 王倫耀
14
Stuck-at-close defect propagation and its blocking technique in CMOL cell mapping
期刊論文
Chen Dingheng(#); Xia Yinshui(*); Wang Zhongfeng
15
納米電路的低功耗自動綜合和最佳化關鍵技術
科研獎勵
夏銀水(#)
16
Multi-supply voltage (MSV) driven SoC floorplanning for fast design convergence
期刊論文
Chu Zhufei(#); Xia Yinshui(*); Wang Lunyao
17
動態分層及其在CMOL電路缺陷容忍映射最佳化中的套用
期刊論文
查曉婧(#); 夏銀水(*); 儲著飛
18
CNFET-based voltage rectifier circuit for biomedical implantable applications
期刊論文
Tu Yonggen(#); Qian Libo(*); Xia Yinshui
19
Electrical Modeling and Characterization of Silicon-Core Coaxial Through-Silicon Vias in 3-D Integration
期刊論文
Qian Libo(#)(*); Xia Yinshui; He Xitao; Qian Kefang; Wang Jian
20
有效利用常閉缺陷單元的納米CMOS電路高效容錯方法
專利
夏銀水(#); 查曉婧
21
Stability analysis for coupled multilayer graphene nanoribbon interconnects
期刊論文
Qian Libo(#)(*); Xia Yinshui; Ge Shi; Ye Yidie; Wang Jian
22
Electrical-Thermal Characterization of Through Packaging Vias in Glass Interposer
期刊論文
Qian Libo(#)(*); Xia Yinshui; Shi Ge; Wang Jiang; Ye Yidie; Du Shimin
23
Investigating on Through Glass via based RF Passives for 3-D Integration
期刊論文
Qian Libo(#)(*); Sang Jifei; Xia Yinshui; Wang Jian; Zhao Peiyi
24
AXIG及其基於雙邏輯的面積最佳化
期刊論文
趙思思(#); 夏銀水(*); 張駿立; 厲瓊瑩
25
缺陷無意識的CMOL單元容錯映射
期刊論文
陳定亨(#); 夏銀水(*); 儲著飛
26
基於QCA的五輸入Majority門設計及套用
期刊論文
李俊文(#); 夏銀水(*)
27
針對納米器件缺陷的CMOL電路單元容錯映射
期刊論文
汪紀波(#); 夏銀水(*); 儲著飛

項目摘要

在納米積體電路中,每平方厘米能容納1京個納米器件,其生產工藝極易引入大量缺陷。在如此大規模、高缺陷率、多缺陷類型的情況下,如何正確實現電路映射,是納米積體電路發展亟待解決的難題之一。針對這一問題,納米電路容錯映射正成為一個重要的研究方向。本項目將從容錯映射方法、容錯性能提高與缺陷密度、納米陣列規模與成品率等三個方面對納米電路中容錯映射問題開展研究。主要研究內容包括:建立非規則納米陣列結構模型、缺陷注入模型,發展容錯映射算法;研究電路等效變換與可映射性、容錯性能間的關係,提出高容錯能力的電路等效變換算法;研究缺陷密度、納米陣列規模與成品率間關係;建立實驗驗證平台驗證所提出方法的有效性。項目研究成果,不僅能促進納米混合積體電路實用化進程,而且為提高我國後CMOS時代積體電路技術的國際競爭力奠定理論基礎。

相關詞條

熱門詞條

聯絡我們