物理驗證

物理驗證(physical verification),主要包括設計規則檢查(design rule check)、版圖電路一致性檢查、電學可靠性檢查。

基本介紹

  • 中文名:物理驗證
  • 外文名:physical verification
  • 所屬學科:積體電路
定義
在物理驗證(physical verification)階段,主要包括設計規則檢查(design rule check)、版圖電路一致性檢查、電學可靠性檢查。
設計規則(design rule)是由代工廠提供給設計公司的一個技術文檔,定義了物理設計中版圖所需要滿足的規則。
除了設計規則檢查之外,還需要對版圖和電路圖是否一致進行檢查,即LVS(layout versusschematic)。首先,根據最終的版圖進行電路圖抽取,然後和網表檔案進行比對。比對的結果會給出使用的單元數量和繞線名稱,以及存在不一致的具體信息。如果不一致,需要查明其中的原因並加以調試。直至LVS通過後,並進行簽核。對於連線和單元數量不一致的情況,造成的原因包括電路圖中存在懸空的連線埠、電路圖中存在空的模組等。
電學可靠性檢查主要包括電學規則檢查(electricity rule check,ERC)和靜電釋放檢查(electro-static discharge, ESD)。

相關詞條

熱門詞條

聯絡我們