《數字邏輯電路的ASIC設計》是2004年9月1日科學出版社出版的圖書,作者是(日)小林芳直。
基本介紹
- 書名:數字邏輯電路的ASIC設計
- 作者:(日)小林芳直
- 譯者:蔣民
- ISBN:9787030133960
- 頁數:293
- 出版社:科學出版社
- 出版時間:2004-9-1
- 裝幀:平裝
- 校:趙寶瑛
- 字數:348000
- 版次:1
- 印刷時間:2005-11-1
- 紙張:膠版紙
內容簡介,書籍目錄,
內容簡介
本書是“實用電子電路設計叢書”之一。本書以實現高速高可靠性的數字系統設計為目標,以完全同步式電路為基礎,從技術實現的角度介紹ASIC邏輯電路設計技術。內容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數器、定序器設計及套用等,並介紹了實現最佳設計的各種工程設計方法。
本書可供信息工程、電子工程、微電子技術、計算技術、控制工程等領域的高等院校師生及工程技術人員、研製開發人員學習參考。
書籍目錄
第1章 ASIC=同步式設計=更高可靠性設計方法的實現
1.1 面向高性能系統的設計
1.2 同步電路的不足
1.3 同步電路設計
1.4 ASIC機能設計方法有待思考的地方
第2章 邏輯門電路詳解
2.1 邏輯門電路的最基本的知識
2.2 加法電路及其構成方法
2.3 其他輸入信號為3位的邏輯單元
2.4 複合邏輯門電路的調整
第3章 邏輯壓縮與奎恩·麥克拉斯基法
3.1 除去玻色項的方法
3.2 奎恩·麥克拉斯基法
第4章 組合電路設計
4.1 選擇器、解碼器、編碼器
4.2 比較和運算電路的設計
第5章 計數器電路的設計
5.1 計數器設計的基礎
5.2 各種各樣的計數器設計
5.3 LFSR(M系列發生器)的設計
第6章 江遜計數器
6.1 設計高可靠性的江遜計數器
6.2 沖刷順序的組成
第7章 定序器設計
7.1 定序器電路設計的基礎知識
7.2 把江遜計數器製作成狀態機
7.3 一比特熱位狀態機與江遜狀態機
7.4 跳躍動作的設計
第8章 定序器的高可靠化技術
8.1 高可靠性定序器概述
8.2 關注高可靠性江遜狀態機
第9章 定序器的套用設計
9.1 軟體處理與硬體處理
9.2 自動扶梯的設計
9.3 信號機的設計
9.4 數碼存錢箱的設計
9.5 數字鎖相環的設計
第10章 實現最佳設計的方法
10.1 如何杜絕運行錯誤的產生
10.2 16位乘法器的電路整定
10.3 冒泡分類器(bubble sorter)的電路設定
參考文獻