《數字邏輯與數字積體電路(第二版)》是2013年出版的圖書,作者是王爾乾。
基本介紹
- 書名:數字邏輯與數字積體電路(第二版)
- 作者:王爾乾
- ISBN:9787302050360
- 定價:29元
圖書信息,圖書前言,
圖書信息
作者:王爾乾
圖書詳細信息:
ISBN:9787302050360
定價:29元
印次:2-12
裝幀:平裝
印刷日期:2013-1-10
ISBN:9787302050360
定價:29元
印次:2-12
裝幀:平裝
印刷日期:2013-1-10
圖書前言
意見以及編者教學實踐的基礎上,考慮以下因素決定對原書作了修改和補充:
(1) 考慮到隨機存儲器(RAM)器件與計算機系統的關係十分密切,結合“計算機組成原理”課程來講解RAM器件,能更深刻地理解RAM器件的結構、時序及其在系統中的套用,從而事半功倍。
事實上,不少高校在“計算機組成原理”課程中是要重新講述RAM器件的。為了減少課程間內容不必要的重疊,經徵求部分教師意見,決定從本版中刪去有關RAM器件的內容。建議這部分內容在“計算機組成原理”課程中講授。
(2) 為了適應可程式邏輯器件發展迅速和套用廣泛的趨勢,在本版中增加“通用陣列邏輯(GAL)器件”的內容,並把原書中刪去RAM後的第7章,改名為“可程式邏輯器件”。雖然規模更大的可程式器件不斷湧現,但在本版中只選當前已得到廣泛套用的GAL來介紹。我們認為,掌握數字邏輯及數字積體電路基礎仍是同學們的主要任務。若有了計算機編程及計算機系統的有關知識,再通過自學器件的技術資料是完全能掌握其原理和使用的,沒有必要也不可能在本書中對它們作一一介紹。
(3) 增加非計算機專業關注的一些內容,如序列信號發生器等。
(4) 改正了第一版中的錯誤。
編著者雖然從事於計算機教學和科研多年,積累了本學科方面一些理論和經驗,但當今計算機科學發展很快,對本課程的一些看法仍有不全面之處,本書中的錯誤之處,懇請廣大讀者給予批評和指正,以便不斷提高。
(1) 考慮到隨機存儲器(RAM)器件與計算機系統的關係十分密切,結合“計算機組成原理”課程來講解RAM器件,能更深刻地理解RAM器件的結構、時序及其在系統中的套用,從而事半功倍。
事實上,不少高校在“計算機組成原理”課程中是要重新講述RAM器件的。為了減少課程間內容不必要的重疊,經徵求部分教師意見,決定從本版中刪去有關RAM器件的內容。建議這部分內容在“計算機組成原理”課程中講授。
(2) 為了適應可程式邏輯器件發展迅速和套用廣泛的趨勢,在本版中增加“通用陣列邏輯(GAL)器件”的內容,並把原書中刪去RAM後的第7章,改名為“可程式邏輯器件”。雖然規模更大的可程式器件不斷湧現,但在本版中只選當前已得到廣泛套用的GAL來介紹。我們認為,掌握數字邏輯及數字積體電路基礎仍是同學們的主要任務。若有了計算機編程及計算機系統的有關知識,再通過自學器件的技術資料是完全能掌握其原理和使用的,沒有必要也不可能在本書中對它們作一一介紹。
(3) 增加非計算機專業關注的一些內容,如序列信號發生器等。
(4) 改正了第一版中的錯誤。
編著者雖然從事於計算機教學和科研多年,積累了本學科方面一些理論和經驗,但當今計算機科學發展很快,對本課程的一些看法仍有不全面之處,本書中的錯誤之處,懇請廣大讀者給予批評和指正,以便不斷提高。
圖書目錄
第1章數制和編碼1
1.1數制1
1.1.1二進制1
1.1.2八進制2
1.1.3十六進制2
1.1.4二進制與八進制、十六進制之間的轉換2
1.1.5二進制與十進制之間的轉換3
1.2編碼5
1.2.1帶符號的二進制數的編碼5
1.2.2帶小數點的數的編碼8
1.2.3十進制數的二進制編碼10
1.2.4格雷碼11
1.2.5字元編碼12
習題13第2章邏輯代數及邏輯函式的化簡15
2.1邏輯代數的基本原理15
2.1.1邏輯代數的基本運算15
2.1.2邏輯代數的基本公式、規則、附加公式16
2.1.3基本邏輯電路20
2.2邏輯函式的化簡
習題51第3章集成門電路與觸發器55
3.1集成邏輯電路的分類55
3.2正邏輯和負邏輯的概念56
3.3TTL門電路
3.4觸發器70
3.4.1基本R\|S觸發器70
3.4.2電位觸發方式的觸發器71
3.4.3邊沿觸發方式的觸發器733.4.4比較電位觸發器和邊沿觸發器76
3.4.5主\|從觸發方式的觸發器77
3.5觸發器的開關特性及時鐘偏移81
3.6TTL系列86
習題90第4章組合邏輯電路101
4.1解碼器101
4.1.1變數解碼器101
4.1.2碼制變換解碼器110
4.1.3顯示解碼器114
4.2數據選擇器117
4.2.1原理117
4.2.2常見的數據選擇器118
4.2.3數據選擇器的套用120
4.3編碼器125
4.4數字比較器127
4.4.1並行比較器的原理127
4.4.2“分段比較”的原理129
4.5算術邏輯運算單元131
4.5.1一位加法器131
4.5.24位串列進位加法器133
4.5.34位並行進位加法器134
4.5.416位並行進位加法器138
4.5.6超前進位擴展器146
4.6奇偶檢測電路148
4.6.1原理148
4.6.2奇偶檢測電路149
4.6.3奇偶檢測電路的套用和擴展150
4.7組合邏輯電路中的競爭和險象151
4.8集成化組合邏輯電路的開關參數154
4.8.1解碼器的開關參數154
4.8.2數據選擇器的開關參數154
4.8.3算術邏輯運算單元的開關參數155
4.9組合邏輯電路的測試155
習題158第5章同步時序電路166
5.1同步時序電路的結構166
5.2激勵表、狀態表及狀態圖168
5.3同步時序電路的分析170
5.4同步時序電路的設計173
5.4.1原始狀態表的構成174
5.4.2狀態表的簡化175
5.4.3狀態分配、求激勵函式與輸出函式180
5.4.4不完全確定狀態的同步時序電路的設計181
5.4.5設計舉例184
5.5集成化的同步時序電路188
5.5.1暫存器188
5.5.2移位暫存器194
5.5.3暫存器和移位暫存器的套用201
5.5.4同步計數器206
5.6同步時序電路的測試223
習題225第6章異步時序電路236
6.1脈衝異步電路236
6.1.1脈衝異步電路的分析與設計236
6.1.2集成化的脈衝異步電路239
1.1數制1
1.1.1二進制1
1.1.2八進制2
1.1.3十六進制2
1.1.4二進制與八進制、十六進制之間的轉換2
1.1.5二進制與十進制之間的轉換3
1.2編碼5
1.2.1帶符號的二進制數的編碼5
1.2.2帶小數點的數的編碼8
1.2.3十進制數的二進制編碼10
1.2.4格雷碼11
1.2.5字元編碼12
習題13第2章邏輯代數及邏輯函式的化簡15
2.1邏輯代數的基本原理15
2.1.1邏輯代數的基本運算15
2.1.2邏輯代數的基本公式、規則、附加公式16
2.1.3基本邏輯電路20
2.2邏輯函式的化簡
習題51第3章集成門電路與觸發器55
3.1集成邏輯電路的分類55
3.2正邏輯和負邏輯的概念56
3.3TTL門電路
3.4觸發器70
3.4.1基本R\|S觸發器70
3.4.2電位觸發方式的觸發器71
3.4.3邊沿觸發方式的觸發器733.4.4比較電位觸發器和邊沿觸發器76
3.4.5主\|從觸發方式的觸發器77
3.5觸發器的開關特性及時鐘偏移81
3.6TTL系列86
習題90第4章組合邏輯電路101
4.1解碼器101
4.1.1變數解碼器101
4.1.2碼制變換解碼器110
4.1.3顯示解碼器114
4.2數據選擇器117
4.2.1原理117
4.2.2常見的數據選擇器118
4.2.3數據選擇器的套用120
4.3編碼器125
4.4數字比較器127
4.4.1並行比較器的原理127
4.4.2“分段比較”的原理129
4.5算術邏輯運算單元131
4.5.1一位加法器131
4.5.24位串列進位加法器133
4.5.34位並行進位加法器134
4.5.416位並行進位加法器138
4.5.6超前進位擴展器146
4.6奇偶檢測電路148
4.6.1原理148
4.6.2奇偶檢測電路149
4.6.3奇偶檢測電路的套用和擴展150
4.7組合邏輯電路中的競爭和險象151
4.8集成化組合邏輯電路的開關參數154
4.8.1解碼器的開關參數154
4.8.2數據選擇器的開關參數154
4.8.3算術邏輯運算單元的開關參數155
4.9組合邏輯電路的測試155
習題158第5章同步時序電路166
5.1同步時序電路的結構166
5.2激勵表、狀態表及狀態圖168
5.3同步時序電路的分析170
5.4同步時序電路的設計173
5.4.1原始狀態表的構成174
5.4.2狀態表的簡化175
5.4.3狀態分配、求激勵函式與輸出函式180
5.4.4不完全確定狀態的同步時序電路的設計181
5.4.5設計舉例184
5.5集成化的同步時序電路188
5.5.1暫存器188
5.5.2移位暫存器194
5.5.3暫存器和移位暫存器的套用201
5.5.4同步計數器206
5.6同步時序電路的測試223
習題225第6章異步時序電路236
6.1脈衝異步電路236
6.1.1脈衝異步電路的分析與設計236
6.1.2集成化的脈衝異步電路239
6.2電位異步電路243
6.2.1電位異步電路的分析244
6.2.2電位異步電路的設計245
6.3異步時序電路的競爭與冒險現象250
6.3.1競爭現象250
6.3.2冒險現象253
習題255第7章可程式邏輯電路258
7.1隻讀存儲器259
7.2可程式序邏輯陣列266
7.3可程式序陣列邏輯275
7.4通用陣列邏輯279
7.5可程式門陣列285
習題290參考文獻293
6.2.1電位異步電路的分析244
6.2.2電位異步電路的設計245
6.3異步時序電路的競爭與冒險現象250
6.3.1競爭現象250
6.3.2冒險現象253
習題255第7章可程式邏輯電路258
7.1隻讀存儲器259
7.2可程式序邏輯陣列266
7.3可程式序陣列邏輯275
7.4通用陣列邏輯279
7.5可程式門陣列285
習題290參考文獻293