基於Tanner的積體電路版圖設計技術

基於Tanner的積體電路版圖設計技術

《基於Tanner的積體電路版圖設計技術》是2017年西安電子科技大學出版社出版的圖書,作者是劉暢。

基本介紹

  • 中文名:基於Tanner的積體電路版圖設計技術
  • 作者:劉暢
  • 出版社:西安電子科技大學出版社
  • 出版時間:2017年10月
  • ISBN:978-7-5606-4632-9
內容簡介,圖書目錄,

內容簡介

本書以Tanner版圖設計軟體為平台,結合企業實際需求,採用項目式的方式進行編寫。全書分為三大模組,共8章,主要內容包括:積體電路設計前沿技術、CMOS積體電路版圖設計基礎、Tanner的S-Edit(電路圖編輯器)、Tanner的L-Edit(版圖編輯器)、Tanner的T-Spice(仿真編輯器)、CMOS與非門的版圖設計實例、CMOS或非門的版圖設計實例、CMOS複合邏輯門的版圖設計實例。
本書選材合理、文字敘述清楚,可作為高職高專電子、通信類相關專業的教材,也可作為積體電路版圖設計人員的參考書,亦可供版圖設計培訓班的學員作為培訓教材來使用。

圖書目錄

第一部分 理 論 知 識
第一章 積體電路設計前沿技術 2
1.1 積體電路發展的現狀與趨勢 2
1.2 積體電路設計行業概況 3
1.2.1 積體電路設計行業概況介紹 3
1.2.2 積體電路設計行業的市場分類 3
1.2.3 我國積體電路設計行業發展情況 3
1.2.4 積體電路設計行業的市場容量和發展前景 4
1.3 積體電路設計 5
1.3.1 積體電路設計的特點 5
1.3.2 積體電路設計的方法 6
1.3.3 積體電路設計的流程 7
1.4 Tanner EDA工具簡介 8
知識小課堂 9
課後習題 9
第二章 CMOS積體電路版圖設計基礎 11
2.1 積體電路製造工藝 11
2.2 CMOS製造工藝 15
2.3 版圖設計的概念和方法 16
2.3.1 版圖設計的概念 16
2.3.2 版圖設計的方法 16
2.4 版圖的繪圖層 18
2.5 版圖設計規則 20
2.6 CMOS電晶體的版圖 24
2.6.1 NMOS電晶體的版圖設計 24
2.6.2 PMOS電晶體的版圖設計 30
2.6.3 串聯電晶體的版圖設計 36
2.6.4 並聯電晶體的版圖設計 36
知識小課堂 37
課後習題 38
第二部分 Tanner軟體
第三章 Tanner的S-Edit(電路圖編輯器) 40
3.1 S-Edit的選單欄 40
3.2 S-Edit的工具列 43
3.3 S-Edit的對象操作 44
3.4 S-Edit的網表輸出 45
3.5 S-Edit套用實例 45
知識小課堂 49
課後習題 50
第四章 Tanner的L-Edit(版圖編輯器) 51
4.1 L-Edit用戶界面及功能簡介 51
4.2 L-Edit的檔案 58
4.2.1 檔案的創建 58
4.2.2 檔案的打開、關閉和保存 59
4.2.3 檔案的輸入 60
4.2.4 檔案的輸出 61
4.3 L-Edit的設定 63
4.3.1 L-Edit替換設定 63
4.3.2 L-Edit套用參數的設定 64
4.3.3 L-Edit設計參數的設定 66
4.3.4 L-Edit繪圖層的設定 68
4.4 L-Edit的單元 69
4.4.1 創建新單元 69
4.4.2 打開單元 70
4.4.3 拷貝單元 71
4.4.4 單元刪除 72
4.4.5 單元重命名 73
4.4.6 單元恢復 73
4.4.7 單元信息 74
4.4.8 例化單元 75
4.5 L-Edit中的繪圖對象 78
4.5.1 繪圖對象的類型及對應繪圖 78
4.5.2 利用繪圖工具進行繪圖 79
4.5.3 利用繪圖工具對繪圖對象進行圖形編輯 82
4.5.4 利用文本方式對繪圖對象進行圖形編輯 84
4.6 L-Edit中的對象編輯 85
4.6.1 選擇對象 85
4.6.2 取消對象選定 87
4.6.3 查找對象 88
4.6.4 組合對象或取消組合 89
4.6.5 移動對象 90
4.6.6 改變對象的方向 92
4.6.7 複製對象 93
4.6.8 貼上對象 93
4.6.9 刪除對象 93
4.6.10 撤銷和恢復操作 94
4.7 L-Edit中的橫截面觀察器 94
4.8 L-Edit實例 96
知識小課堂 105
課後習題 105
第五章 Tanner的T-Spice(仿真編輯器) 107
5.1 T-Spice的選單欄 107
5.2 T-Spice套用實例 109
知識小課堂 117
課後習題 118
第三部分 CMOS積體電路版圖設計實例
第六章 CMOS與非門的版圖設計實例 120
6.1 功能定義 120
6.2 利用S-Edit進行電路圖設計 120
6.3 利用L-Edit進行版圖設計 123
6.4 利用T-Spice進行仿真驗證 129
6.5 LVS驗證 136
知識小課堂 138
課後習題 139
第七章 CMOS或非門的版圖設計實例 140
7.1 功能定義 140
7.2 利用S-Edit進行電路圖設計 140
7.3 利用L-Edit進行版圖設計 143
7.4 利用T-Spice進行仿真驗證 149
7.5 LVS驗證 156
知識小課堂 157
課後習題 158
第八章 CMOS複合邏輯門的版圖設計實例 159
8.1 功能定義 159
8.2 利用S-Edit進行電路圖設計 159
8.3 利用L-Edit進行版圖設計 162
8.4 利用T-Spice進行仿真驗證 168
8.5 LVS驗證 177
知識小課堂 179
課後習題 179
附錄 Tanner快捷鍵 180
參考文獻 184

相關詞條

熱門詞條

聯絡我們