《先進微處理器軟錯誤易感性動態預測和免疫技術研究》是依託中國人民解放軍國防科技大學,由張民選擔任項目負責人的面上項目。
基本介紹
- 中文名:先進微處理器軟錯誤易感性動態預測和免疫技術研究
- 項目類別:面上項目
- 項目負責人:張民選
- 依託單位:中國人民解放軍國防科技大學
中文摘要,結題摘要,
中文摘要
現代先進微處理器中由於採用超深亞微米工藝技術,使得輻照和干擾引發的軟錯誤日益增多,造成的可靠性降低問題已嚴重限制微處理器的發展和套用。本項目針對微處理器的軟錯誤易感性和免疫性進行研究,提出了預測技術、免疫技術和保護技術相結合的微處理器可靠性設計的新思路和新方法。主要研究微處理器軟錯誤易感性估算模型與評估框架,在多個層次感知和利用微處理器軟錯誤易感性的階段特性,研究微處理器軟錯誤易感性動態預測算法和實現技術,提出微處理器軟錯誤免疫技術和結構。通過本項目的研究,建立微處理器軟錯誤易感性動態自適應調整機制和免疫結構,以較小的代價緩解超深亞微米工藝水平下先進微處理器的軟錯誤問題。軟錯誤是現代微處理器在超深亞微米工藝條件下變得嚴重的問題,是本領域國內外的前沿研究課題,結合高性能微處理器設計需求進行研究,我們一定可以取得較好的創新性成果。
結題摘要
現代先進微處理器大多採用納米級工藝技術,這使得輻照和干擾引發的軟錯誤日益增多,造成的可靠性問題已嚴重限制微處理器的發展和套用。本項目主要關注納米級工藝條件下微處理器的軟錯誤問題,在電路和體系結構級上針對微處理器的軟錯誤易感性預測和免疫性最佳化開展工作,研究了預測技術、免疫技術和保護技術相結合的微處理器可靠性設計的新思路和新方法。主要研究內容包括:(1) 高精度的微處理器軟錯誤易感性估算模型與評估框架,建立微處理器軟錯誤易感性數學和物理模型,構建軟錯誤易感性分析框架和模擬平台;(2) 多層次的微處理器軟錯誤易感性階段特性模型,基於該模型提出並實現微體系結構級軟錯誤易感性最佳化技術;(3) 基於高級算法的微處理器軟錯誤易感性動態預測,研究微處理器軟錯誤易感性與其它性能參數之間的關係,提出高效的軟錯誤易感性動態預測算法;(4) 電路級、體系結構級相結合的微處理器軟錯誤免疫技術,提出並實現微處理器軟錯誤免疫技術和方法。通過本項目的研究,初步建立了微處理器軟錯誤易感性動態預測機制,提出了微處理器軟錯誤免疫技術和結構,以較小的代價緩解納米級工藝條件下先進微處理器的軟錯誤問題。